按键扫描接口的Verilog HDL实现是怎么样的

发布时间:2021-12-18 14:00:48 作者:柒染
来源:亿速云 阅读:212

今天就跟大家聊聊有关按键扫描接口的Verilog HDL实现是怎么样的,可能很多人都不太了解,为了让大家更加了解,小编给大家总结了以下内容,希望大家根据这篇文章可以有所收获。

使用Verilog HDL 实现的4*4 矩阵键盘的接口扫描模块。

module button_scan(

clk,in,out,num

    );

 input clk;

 input [3:0]in;

 output [3:0]out;

 output [4:0]num;

 reg [4:0]num;

 reg [1:0]cnt=0;

 reg [1:0]tmp=0;

 reg [3:0]out_reg=0;

 wire [7:0]dsample;

 assign dsample={out_reg,in};

 assign out=out_reg;

 //generate the column of martix

 always @ ( posedge clk )

 begin

cnt<=cnt+1;

case(cnt)

0:out_reg<=4'b1000;

1:out_reg<=4'b0100;

2:out_reg<=4'b0010;

3:out_reg<=4'b0001;

endcase

 end

 //get the key number

 always @ ( posedge clk )

 begin

if(in==4'b0000)

begin

if(tmp==3)

begin

num<=16;

tmp<=0;

end

else

begin

num<=num;

tmp<=tmp+1;

end

end

else

begin

tmp<=0;

case(dsample)

8'b1000_0001 : num <= 0;

8'b1000_0010 : num <= 1;

8'b1000_0100 : num <= 2;

8'b1000_1000 : num <= 3;

8'b0100_0001 : num <= 4;

8'b0100_0010 : num <= 5;

8'b0100_0100 : num <= 6;

8'b0100_1000 : num <= 7;

8'b0010_0001 : num <= 8;

8'b0010_0010 : num <= 9;

8'b0010_0100 : num <= 10;

8'b0010_1000 : num <= 11;

8'b0001_0001 : num <= 12;

8'b0001_0010 : num <= 13;

8'b0001_0100 : num <= 14;

8'b0001_1000 : num <= 15;

endcase

end

 end

endmodule

看完上述内容,你们对按键扫描接口的Verilog HDL实现是怎么样的有进一步的了解吗?如果还想了解更多知识或者相关内容,请关注亿速云行业资讯频道,感谢大家的支持。

推荐阅读:
  1. QML全局按键监视、拦截
  2. 如何清理SpringBoot应用无用的metrics指标

免责声明:本站发布的内容(图片、视频和文字)以原创、转载和分享为主,文章观点不代表本网站立场,如果涉及侵权请联系站长邮箱:is@yisu.com进行举报,并提供相关证据,一经查实,将立刻删除涉嫌侵权内容。

verilog hdl

上一篇:python怎么实现微信聊天机器人

下一篇:如何进行springboot配置templates直接访问的实现

相关阅读

您好,登录后才能下订单哦!

密码登录
登录注册
其他方式登录
点击 登录注册 即表示同意《亿速云用户服务条款》